# Calcolatori Elettronici (12AGA)

Esame del 2.7.2015 Correzione

#### Esercizio 10 - A

Si scrivano le microistruzioni eseguite da un processore avente l'architettura in figura durante l'esecuzione dell'istruzione

Tale istruzione somma il contenuto di R2 al contenuto della cella di memoria il cui indirizzo è scritto in R3, e scrive il risultato in R1.



#### Possibile soluzione

- 1. Fase di fetch

  - PC<sub>out</sub>MAR<sub>in</sub>Clear Y

  - Set Carry In to ALU
  - Add
- Z<sub>in</sub>MAR<sub>out</sub>
- Read
- aspetta MFC
- Z<sub>out</sub>PC<sub>in</sub>
- SEL=0
- MDR<sub>in</sub>
- MDR<sup>2</sup> out
- IR<sub>in</sub>

#### Possibile soluzione

#### 2. Fase di esecuzione

- R3<sub>out</sub> MAR<sub>in</sub>
- MAR<sub>out</sub>
- Read
- R2<sub>out</sub>
- Y<sub>in</sub> aspetta MFC

- MDR<sub>in</sub> MDR<sup>2</sup> out
- Add

#### Esercizio 10 - B

Si scrivano le microistruzioni eseguite da un processore avente l'architettura in figura durante l'esecuzione dell'istruzione

Tale istruzione sottrae al contenuto di R2 il contenuto di R3, e scrive il risultato nella cella di memoria il cui indirizzo è scritto in R1.



#### Possibile soluzione

- 1. Fase di fetch

  - PC<sub>out</sub>MAR<sub>in</sub>Read

  - Clear Y
  - Set Carry In to ALU
  - Add

  - MAR<sub>out</sub>
  - Z<sub>out</sub>PC<sub>in</sub>

  - aspetta MFC
  - SEL=0
  - MDR<sub>in</sub>
  - MDR<sup>2</sup> out
  - IR<sub>in</sub>

#### Possibile soluzione

#### 2. Fase di esecuzione

- $R3_{out}$

- Sub

- R1<sub>out</sub> MAR<sub>in</sub>
- MAR<sub>out</sub>
- Write
- aspetta MFC
- End.

#### Esercizio 13 - A

- Si progetti il circuito sequenziale sincrono corrispondente al seguente diagramma di stato utilizzando FF di tipo D. In particolare
  - si indichi se il circuito è di tipo Mealy o Moore
  - si scrivano le espressioni booleane dell'uscita e degli ingressi dei FF
  - si disegni il circuito logico corrispondente.

#### Esercizio 13 - A



#### Esercizio 13 - A

L'uscita dipende esclusivamente dallo stato



Il circuito è di tipo Moore

#### Funzione di transizione

| Stato corrente | I | stato futuro | Υ |
|----------------|---|--------------|---|
| 00             | 0 | 00           | 0 |
| 00             | 1 | 01           | 0 |
| 01             | 0 | 00           | 1 |
| 01             | 1 | 10           | 1 |
| 10             | 0 | 00           | 0 |
| 10             | 1 | 10           | 0 |
| 11             | 0 |              | _ |
| 11             | 1 |              | - |













$$A = b \cdot I + a \cdot I$$







$$B = \bar{a} \cdot \bar{b} \cdot I$$

#### Circuito



#### Esercizio 13 - B

- Si progetti il circuito sequenziale sincrono corrispondente al seguente diagramma di stato utilizzando FF di tipo D. In particolare
  - si indichi se il circuito è di tipo Mealy o Moore
  - si scrivano le espressioni booleane dell'uscita e degli ingressi dei FF
  - si disegni il circuito logico corrispondente.

#### Esercizio 13 - B



#### Esercizio 13 - B

L'uscita dipende esclusivamente dallo stato



Il circuito è di tipo Moore

#### Funzione di transizione

| Stato corrente | I | stato futuro | Υ |
|----------------|---|--------------|---|
| 00             | 0 | 01           | 1 |
| 00             | 1 | 00           | 1 |
| 01             | 0 | 10           | 0 |
| 01             | 1 | 00           | 0 |
| 10             | 0 | 10           | 1 |
| 10             | 1 | 00           | 1 |
| 11             | 0 |              | _ |
| 11             | 1 |              | - |













$$A = b \cdot \bar{I} + a \cdot \bar{I}$$







$$B = \bar{a} \cdot \bar{b} \cdot \bar{I}$$

#### Circuito



